“芯片上的时钟树”提供了创新的多配置文件支持
硅实验室(Silicon Labs)扩大了其Si5332任意频率时钟的投资组合,推出了新版本,将时钟IC和石英晶体的参考资料整合到同一个封装中,简化了板的布局和设计。
集成的Si5332解决方案保证了在产品生命周期内可靠的启动和运行,与传统的解决方案不同,传统的解决方案从不同的供应商获取时钟IC和crystal,并存在互操作性问题。Silicon Labs也引入了跨整个Si5332系列的多概要支持,使开发人员能够将多个时钟树配置合并到单个部件编号中。
传统的时钟发电机依靠外部的,离散的石英晶体频率参考。晶体界面电路必须经过精心设计,以便容性负载匹配,以确保精确的时钟合成。为了将噪声耦合的风险降到最低,设计者通常不会在靠近晶体的地方路由高速信号,这限制了印刷电路板(PCB)的路由灵活性。
Si5332时钟生成器通过集成包内的高质量水晶参考来解决这些设计限制。除了简化设计之外,这种方法还最小化了PCB的总占用空间,并最大化了PCB路由的灵活性。该晶体不受外部PCB噪声的影响,使得Si5332集成晶体器件与使用外部源(190 fs RMS)的Si5332版本相比,具有更低的抖动(175 fs RMS 12 kHz到20 MHz)。
“Si5332时钟发生器提供了业界最高水平的时间集成,使10/25/100G数据中心、通信、工业和广播视频应用程序的完整时钟树整合成为可能。”“这种综合定时解决方案减少了供应链的复杂性,因为它来自于一个单一的供应商,硅实验室。”
Si5332时钟利用了硅实验室经过验证的多合成器技术,提供了任何频率、任何输出的时钟合成,具有出色的抖动性能。支持多达12个时钟输出,每个输出时钟可选择的信号格式(LVDS、LVPECL、HCSL、LVCMOS)和独立的1.8-3.3V VDDO, Si5332接口到广泛的FPGAs、asic、以太网交换机/PHYs、处理器、SoCs和高速SerDes(包括PCIe)。总的来说,这些特性使Si5332能够在单个集成电路中整合整个时钟树。
新的多配置文件特性将时间集成提升到一个新的水平,可以在单个集成电路中整合多达16种独特的时钟树配置。每个独特的配置都可以使用硬件引脚进行针选择,从而消除了重新配置设备以支持不同频率的串行接口的需求。与采购不同的定时设备来支持不同的频率组合不同,多轮廓特征流线设备资格跨不同的平台和设计与单个零件号码。
Si5332时钟发生器由Silicon Labs ' ClockBuilder Pro (CBPro)软件支持,该软件简化了设备配置和定制。有了CBPro,客户可以根据自己的特定需求定制一个时钟解决方案,并在短短两周内收到样品。CBPro为每个设备生成一个自定义的可订购部件号,没有最低订购数量或非经常性工程费用或限制。
硅实验室的Si5332时钟发电机的样品和生产量现在可以选择32/40/48针QFN包和6/8/12输出选项。硅实验室还提供广泛的评估委员会(EVBs),以加快设备评估和开发。