第一个集成的fpgain -in-the- loop工作流,用于宝丽火和SmartFusion2。
Microsemi已宣布与MathWorks合作,该软件是工程师和科学家的数学计算软件的开发人员,它将在Microsemi FPGA开发板中为现场可编程门阵列(FPGA)验证工作流启动硬件支持。
新集成的FIL工作流和MathWorks的HDL Coder和HDL验证器使客户能够自动生成硬件描述语言(HDL)验证的测试工作台,包括VHSIC硬件描述语言(VHDL)和Verilog,提供快速的原型设计和设计验证。
协作使客户将MATLAB算法的编程环境开发、数据分析、可视化和数值计算,仿真软件,图形环境模拟和基于模型的设计,和Microsemi SmartFusion 2 FPGA芯片系统(SoC)和PolarFire FPGA开发板,它允许的刺激设计通过使用Microsemi费尔验证工作流的开发板。FIL验证工作流使客户能够在MATLAB和Simulink中分析结果。
“随着算法设计越来越复杂,设计师必须快速设计并验证他们的算法在真正的硬件上,”微软公司副总裁Shakeel Peera说。“这个集成了FPGA的Microsemi FPGA电路板与MathWorks HDL验证器的集成的工作流程将允许系统工程师和算法开发人员快速原型化并实现他们的MATLAB和Simulink设计,通过我们的Libero SoC设计套件在Microsemi FPGA开发板上进行设计。”
Microsemi与MathWorks的协作使统一的工作流能够全面地验证设计。它集成了Microsemi的Libero SoC设计方案——一个全面、易于学习、易于采用的开发工具集,用于设计与Microsemi的FPGA和SoC FPGA,使用MATLAB和Simulink进行设计验证,并通过Microsemi FPGA板提供FIL验证。这使得客户可以在设计周期的早期捕获bug,帮助缩短上市时间,并使早期验证得以实现。
“MATLAB和Simulink被工程师广泛应用于开发针对fpga的算法,”MathWorks的Simulink产品家族的市场总监Paul Barnard说。“现在,HDL验证者支持FIL的Microsemi开发包,工程师可以将这些FPGA板上的设计直接连接到MATLAB和Simulink测试工作台,简化了开发安全关键的航空电子设备、空间和其他应用程序的关键验证步骤。”
通过MATLAB和Simulink为Microsemi板提供第一个FIL特性,协作为Microsemi FPGA提供了HDL验证器支持包,用于SmartFusion2 SoC FPGA和PolarFire FPGA开发板的硬件支持包,以及从算法到实现的集成工作流。利用高密度脂蛋白Verifer,启用Microsemi的加速生态系统,使Microsemi fpga适合各种应用在航天和国防安全、工业和医疗市场,包括运动控制和成像、数字信号处理、通信系统、机器视觉成像系统、控制系统、军事通信、负载和广播处理。
FPGA验证的使用显著减少时间和开发成本,经历了相当大的采用在国防,汽车和工业市场,导致一个蓬勃发展的6800万美元,2017年9月以来的FPGA验证(截至2018年3月),年复合年增长率(CAGR)根据IndustryARC近8%到2025年。市场研究公司还指出,FPGA认证有一个未开发的潜在市场(完全可寻址的市场,或TAM),其价值4.25亿美元,其中有一个可寻址的服务可寻址市场(SAM),价值1.41亿美元。
Microsemi的加速生态系统
Microsemi的加速生态系统促进了半导体集成电路(IC)、IP、系统、软件、工具和设计空间的微半导体和公司之间的协作,以集成、测试和交付预先验证的设计和系统级解决方案,为终端客户端在Microsemi的关键垂直市场——航空航天和国防、数据中心、通信和工业。加速生态系统的设计目的是通过技术调整、联合营销和销售加速,减少终端客户的上市时间,减少微半导体和生态系统成员的收入。
透明硅胶垫http://www.hoyjd.com